行业技术领先的反向工程专家
为你提供专业的反向技术方案

力思集团

当前位置:力思PCB抄板工作室 >> 技术文章 >> 互连设计过程中最大程度降低RF效应的方法

互连设计过程中最大程度降低RF效应的方法

时间:09-12-31 点击:

  电路板系统的互连包括:芯片到电路板、PCB板内互连以及PCB与外部器件之间的三类互连。在RF设

计中,互连点处的电磁特性是工程设计面临的主要问题之一,本文介绍上述三类互连设计的各种技巧,

内容涉及器件安装方法、布线的隔离以及减少引线电感的措施等等。
  目前有迹象表明,印刷电路板设计的频率越来越高。随着数据速率的不断增长,数据传送所要求的

带宽也促使信号频率上限达到1GHz,甚至更高。这种高频信号技术虽然远远超出毫米波技术范围(30GHz

),但的确也涉及RF和低端微波技术。
  RF工程设计方法必须能够处理在较高频段处通常会产生的较强电磁场效应。这些电磁场能在相邻信

号线或PCB线上感生信号,导致令人讨厌的串扰(干扰及总噪声),并且会损害系统性能。回损主要是由

阻抗失配造成,对信号产生的影响如加性噪声和干扰产生的影响一样。
  高回损有两种负面效应:1. 信号反射回信号源会增加系统噪声,使接收机更加难以将噪声和信号区

分开来;2. 任何反射信号基本上都会使信号质量降低,因为输入信号的形状出现了变化。
  尽管由于数字系统只处理1和0信号并具有非常好的容错性,但是高速脉冲上升时产生的谐波会导致

频率越高信号越弱。尽管前向纠错技术可以消除一些负面效应,但是系统的部分带宽用于传输冗余数据

,从而导致系统性能的降低。一个较好的解决方案是让RF效应有助于而非有损于信号的完整性。建议数

字系统最高频率处(通常是较差数据点)的回损总值为-25dB,相当于VSWR为1.1。
  PCB设计的目标是更小、更快和成本更低。对于RF PCB而言,高速信号有时会限制PCB设计的小型化

。目前,解决串扰问题的主要方法是进行接地层管理,在布线之间进行间隔和降低引线电感(stud

capacitance)。降低回损的主要方法是进行阻抗匹配。此方法包括对绝缘材料的有效管理以及对有源信

号线和地线进行隔离,尤其在状态发生跳变的信号线和地之间更要进行间隔。
  由于互连点是电路链上最为薄弱的环节,在RF设计中,互连点处的电磁性质是工程设计面临的主要

问题,要考察每个互连点并解决存在的问题。电路板系统的互连包括芯片到电路板、PCB板内互连以及

PCB与外部装置之间信号输入/输出等三类互连。
  芯片到PCB板间的互连
  Pentium IV以及包含大量输入/输出互连点的高速芯片已经面世。就芯片本身而言,其性能可靠,并

且处理速率已经能够达到1GHz。在最近GHz互连研讨会(www.az.ww .com)上,最令人激动之处在于:处

理I/O数量和频率不断增长问题的方法已经广为人知。芯片与PCB互连的最主要问题是互连密度太高会导

致PCB材料的基本结构成为限制互连密度增长的因素。会议上提出了一个创新的解决方案,即采用芯片内

部的本地无线发射器将数据传送到邻近的电路板上。
  无论此方案是否有效,与会人员都非常清楚:就高频应用而言,IC设计技术已远远领先于PCB设计技

术。

在线客服 «

在线客服

客服:韩先生
联系方式
移动热线服务:
18923830091
QQ:
786690736
公司电话:
0755-83676323
二维码