找到相关文章约3篇,用时0.97秒
31高速PCB布线时减小串扰的技术方法
传统的PCB设计由于缺乏高速分析和仿真指导,信号的质量无法得到保证,而且大部分问题必须等到制版测试后才能发现。这大大降低了设计的效率,提高了成本, 在激烈的市场竞争下显然是不利的。于是针对高速PCB 设计,业界人士提出了一种新的设计思路,成为自上而下的设计方..
高速PCB串扰分析与控制
当前,日渐精细的半导体工艺使得晶体管尺寸越来越小,因而器件的信号跳变沿也就越来越快,从而 技术已经研发出一整套高速PCB和电路板级系统的设计分析工具和方法学,这些技术涵盖高速电路设 申扰解决方案 信号之间由于电磁场的相互祸合而产生的不期望的噪声..
高速设计中串扰的仿真分析
一、串扰的基本概念和相关理论 高速电路中相邻传输线之间由于互感和互容而引起串扰,串扰大小和它们之间的互感和互容大小都有关系。